در این مقاله ابتدا به تعریف یک معماری بهینه برای FPGA با استفاده از روشهای دقیق پرداخته شده و برای نیل به این هدف، جایابی و مسیریابی بهینه با استفاده از برنامهریزی خطی به طور دقیق تعریف شده است. پس از بازتعریف معماری داخل سلولهای منطقی، مدارهای کوانتومی توسط یک الگور More
در این مقاله ابتدا به تعریف یک معماری بهینه برای FPGA با استفاده از روشهای دقیق پرداخته شده و برای نیل به این هدف، جایابی و مسیریابی بهینه با استفاده از برنامهریزی خطی به طور دقیق تعریف شده است. پس از بازتعریف معماری داخل سلولهای منطقی، مدارهای کوانتومی توسط یک الگوریتم مکاشفهای با هدف استفاده حداکثری از منابع داخل سلولهای منطقی و کاهش تأخیر مسیرهایی که کیوبیتها در مدار طی میکنند، افراز میشوند. نتایج به دست آمده پس از تعریف معماری FPGA نشان میدهد که تأخیر مسیرهای بحرانی در برخي مدارهاي كوانتومي به کمتر از نصف کاهش مییابد و تعداد کانالهای مصرفشده برای مسیریابی در معماری جدید تا حد قابل توجهی کاهش یافته است. همچنین نتایج نشان میدهد افزایش تعداد ورودیهای سلولهای منطقی از 12 کیوبیت به 4 کیوبیت، میتواند تعداد کانالهای مصرفی و تأخیر مدارها را تا حد زیادی کاهش دهد.
Manuscript profile
Rimag
Rimag is an integrated platform to accomplish all scientific journal requirements such as submission, evaluation, reviewing, editing, DOI assignment and publishing in the web.