• فهرست مقالات Reversible logic

      • دسترسی آزاد مقاله

        1 - ARASP: An ASIP Processor for Automated Reversible Logic Synthesis
        Zeinab Kalantari Marzieh Gerami Mohammad eshghi
        Reversible logic has been emerged as a promising computing paradigm to design low power circuits in recent years. The synthesis of reversible circuits is very different from that of non-reversible circuits. Many researchers are studying methods for synthesizing reversib چکیده کامل
        Reversible logic has been emerged as a promising computing paradigm to design low power circuits in recent years. The synthesis of reversible circuits is very different from that of non-reversible circuits. Many researchers are studying methods for synthesizing reversible combinational logic. Some automated reversible logic synthesis methods use optimization algorithms Optimization algorithms are used in some automated reversible logic synthesis techniques. In these methods, the process of finding a circuit for a given function is a very time-consuming task, so it’s better to design a processor which speeds up the process of synthesis. Application specific instruction set processors (ASIP) can benefit the advantages of both custom ASIC chips and general DSP chips. In this paper, a new architecture for automatic reversible logic synthesis based on an Application Specific Instruction set Processors is presented. The essential purpose of the design was to provide the programmability with the specific necessary instructions for automated synthesis reversible. Our proposed processor that we referred to as ARASP is a 16-bit processor with a total of 47 instructions, which some specific instruction has been set for automated synthesis reversible circuits. ARASP is specialized for automated synthesis of reversible circuits using Genetic optimization algorithms. All major components of the design are comprehensively discussed within the processor core. The set of instructions is provided in the Register Transform Language completely. Afterward, the VHDL code is used to test the proposed architecture. پرونده مقاله
      • دسترسی آزاد مقاله

        2 - طراحی مدارهای مالتی‌پلکسر و دی‌مالتی‌پلکسر کوانتومی برگشت‌پذیر سه‌مقداری
        مجید حق پرست اسماء طاهری منفرد
        مدارهای مالتی‌پلکسر و دی‌مالتی‌پلکسر از اساسی‌ترین مدارها در ساخت سخت‌افزارهای پیچیده به شمار می‌آیند و بنابراین افزایش کارایی آنها اهمیت بسیاری دارد. یکی از مواردی که در سال‌های اخیر توجه محققان را به خود جلب کرده است طراحی مدارهایی با توان پایین است. استفاده از منطق ب چکیده کامل
        مدارهای مالتی‌پلکسر و دی‌مالتی‌پلکسر از اساسی‌ترین مدارها در ساخت سخت‌افزارهای پیچیده به شمار می‌آیند و بنابراین افزایش کارایی آنها اهمیت بسیاری دارد. یکی از مواردی که در سال‌های اخیر توجه محققان را به خود جلب کرده است طراحی مدارهایی با توان پایین است. استفاده از منطق برگشت‌پذیر در طراحی مدار باعث کاهش اتلاف توان و کاهش توان مصرفی آن می‌شود و همچنین استفاده از منطق سه‌مقداری نیز باعث کارایی بهتر، کاهش توان مصرفی و افزایش تحمل‌پذیری اشکال در مدارهای برگشت‌پذیر می‌گردد. در این مقاله مدارهای مالتی‌پلکسر و دی‌مالتی‌پلکسر کوانتومی برگشت‌پذیر سه‌مقداری را ارائه داده‌ایم و در طراحی آنها از دروازه‌های برگشت‌پذیر سه‌مقداری Controlled Feynman و Shift استفاده کرده‌ایم. مدارهای ارائه‌شده در این مقاله در مقایسه با طرح‌های پیشین عملکرد بهتری دارد و مقدار بهبود گزارش شده است. پرونده مقاله